一、EMI / 抗干擾設計
EMI 是當今許多設計人員所面臨的一項重大挑戰。如果不能順利通過 EMI 測試,則將導致項目成本顯著增加和進度遲緩,因此高水平的工程師會在設計的早期尋求減低 EMI 的方法。因為開關穩壓器具有高能量效率,所以越來越多人采用,對EMI 的影響也在加重。一種能有助于抑制與開關電源相關之 EMI 的簡單方式是采用一個多相擴頻時鐘。使用諸如 LTC6909 等器件至少能夠以三種方式提供幫助。首先,硅振蕩器 (例如:LTC6909) 可用于將穩壓器的開關頻率和最終的基本 EMI 頻率設定在某個敏感的頻段之外。其次,LTC6909 的多個輸出相位可用于在不同的相位對不同的穩壓器進行開關操作,因而降低了會產生 EMI 的峰值開關電流。諸如 LTC6909 等產品所提供的第三種改善是運用擴頻調頻技術 (SSFM) 將開關電流散布于時域之中。此項技術不允許輻射能量在任何接收器的頻段內長時間地停留,從而改善了 EMI。
二、低噪聲電路設計
噪聲是高準確度系統的大敵。同時,它也是一個涉及范圍很大的話題。這里我并不打算詳細地闡述這一話題,而是就電子電路中的噪聲舉三個例子,并說明新產品是如何能夠有助于盡量抑制這些噪聲。如需全面了解電壓噪聲、電流噪聲、電阻器噪聲及其在放大器電路中的關系。
1. 高速數據轉換電路中的放大器噪聲
在模數轉換電路中,假如選擇了一個具有足夠高分辨率的 ADC,則量化噪聲將不再是主導因素。設計人員因而可把其注意力轉移至其他的噪聲源,包括放大器噪聲、電壓基準噪聲和時鐘相位噪聲等,所有這些噪聲源均會**總體系統準確度。當選擇放大器時,頻率范圍是重要因素。在 1/f 噪聲轉折頻率以上,寬帶電壓噪聲以 nV/√Hz 為度量單位。帶寬越寬,則噪聲越大,因此利用無源或低噪聲有源濾波器對信號實施濾波處理是低噪聲設計的一個重要組成部分。實際上說來,放大器的噪聲設定了最小可分辨信號,而失真則決定了可以準確測量的最大信號幅度。噪聲與失真一起確定了動態范圍。所以,對于高分辨率 ADC 應用而言,選擇一款低噪聲和低失真的 ADC 驅動器至關緊要。LTC6409 就是這樣的一個產品實例,該器件具有 1.1nV/√Hz 的寬帶電壓噪聲。再加上在 100MHz 的 88dB 無寄生動態范圍SFDR,可提供適合高速 14 位 ADC 的寬動態范圍驅動能力。例如:當以一個 150Msps 的采樣速率向 14 位 LTC2262-14 提供一個 DC 耦合單端 70MHz 驅動輸入時,所產生的 SNR 和 SFDR 分別為 71.1dB 和 81.6dB。
2. 電壓基準噪聲
在儀表系統中,分辨率和準確度方面的**因素常常是電壓基準穩定性和噪聲。近來,有兩個因素使電壓基準噪聲變得更加重要了。第一個因素是系統電源電壓呈日漸降低之勢。在較低的工作電壓條件下,噪聲層變得更為明顯。第二個因素是,隨著具有高初始準確度和低漂移特性的新型基準面市、以及系統設計人員能夠更加容易地對系統因素進行校準,基準穩定性問題已經變得不那么棘手了。然而,噪聲是無法予以校準的。為了幫助設計人員滿足那些采用較低電源電壓系統的苛刻要求,凌力爾特公司推出了具無與倫比的 0.25ppm 峰至峰噪聲水平的 LT6655。LT6655 可提供 7 種輸出電壓選項 (從 1.25V 至 5V),是儀表及測試設備所需的高分辨率 ADC 和 DAC 的理想同伴芯片。該器件的寬工作溫度范圍和卓越的穩定性使其成為汽車及其他嚴酷環境中的絕佳選擇。